pcb線(xiàn)路板厂家在设计受控的阻抗走線(xiàn)宽度必须与板上的其余走線(xiàn)區(qū)分(fēn)开,并在必要时对走線(xiàn)宽度进行适当的更改,以实现特定的阻抗。例如,如果需要5mil的走線(xiàn)来实现50Ω阻抗,并且还路由了5mils宽度的其它信号,那么PCB制造商(shāng)将无法确定哪些是受控阻抗走線(xiàn)。因此,应使50Ω阻抗走線(xiàn)的宽度為(wèi)5.1mils或4.9mils。
高速差分(fēn)对信号走線(xiàn)需要相互平行,且走線(xiàn)之间要保持恒定的间距。需要特定的走線(xiàn)宽度和间距来计算特定的差分(fēn)阻抗。差分(fēn)对需要对称布線(xiàn)。应该最小(xiǎo)化由于焊盘或末端而扩大了指定间距的區(qū)域。為(wèi)了减少串扰,黑白走線(xiàn)的间距应為(wèi)3W或至少2W。注意,它的规则不适用(yòng)于间距為(wèi)b / w的差分(fēn)对。
组件或过孔不应放置在差分(fēn)对之间,即使信号围绕它们对称布線(xiàn)。组件和过孔会导致阻抗不连续,并可(kě)能(néng)导致信号完整性问题。对于高速信号,一个差分(fēn)对与相邻差分(fēn)对之间的间距应不小(xiǎo)于走線(xiàn)宽度(5W)的五倍。还应保持与其他(tā)信号保持30mils的距离。对于时钟或周期性信号,pcb線(xiàn)路板厂家认為(wèi)应将保持时间增加到50mil,以确保适当的隔离。
如果高速差分(fēn)对需要串联耦合電(diàn)容器,pcb線(xiàn)路板厂家设计时则需要将它们对称放置,電(diàn)容帽会产生阻抗不连续性,因此将其对称放置会减少信号中的不连续性。应尽量减少对差分(fēn)对使用(yòng)过孔,如果确实要放置它们,则它们必须对称以最大程度地减少不连续性。